<form id="b0prh"></form>
<nav id="b0prh"></nav>

    1. <form id="b0prh"></form>

          在線咨詢
          掃一掃,關注我們
          服務熱線 400-8855-170
          型號:
          XC5VTX240T-2FFG1759IDatasheet
          數量:
          8900
          廠商:
          XILINX
          批號:
           
          封裝:
          1759-BBGA,FCBGA
          貨期:
          3-10個工作日
          起訂量
          價格
          50
          ¥1500.00
          1500.00
          75000.00

          詢價熱線0755-82522910
          商城客服

          詳細信息
          fjrigjwwe9r1stock_szcbldz:content

          Key Features
          Five platforms LX, LXT, SXT, TXT, and FXT
          Virtex-5 LX: High-performance general logic applications
          Virtex-5 LXT: High-performance logic with advanced serial connectivity
          Virtex-5 SXT: High-performance signal processing applications with advanced serial connectivity
          Virtex-5 TXT: High-performance systems with double density advanced serial connectivity
          Virtex-5 FXT: High-performance embedded systems with advanced serial connectivity
          Cross-platform compatibility
          LXT, SXT, and FXT devices are footprint compatible in the same package using adjustable voltage regulators
          Most advanced, high-performance, optimal-utilization, FPGA fabric
          Real 6-input look-up table (LUT) technology
          Dual 5-LUT option
          Improved reduced-hop routing
          64-bit distributed RAM option
          SRL32/Dual SRL16 option
          Powerful clock management tile (CMT) clocking
          Digital Clock Manager (DCM) blocks for zero delay buffering, frequency synthesis, and clock phase shifting
          PLL blocks for input jitter filtering, zero delay buffering, frequency synthesis, and phase-matched clock division
          36-Kbit block RAM/FIFOs
          True dual-port RAM blocks
          Enhanced optional programmable FIFO logic
          Programmable
          True dual-port widths up to x36
          Simple dual-port widths up to x72
          Built-in optional error-correction circuitry
          Optionally program each block as two independent 18-Kbit blocks
          High-performance parallel SelectIO technology
          1.2 to 3.3V I/O Operation
          Source-synchronous interfacing using ChipSync technology
          Digitally-controlled impedance (DCI) active termination
          Flexible fine-grained I/O banking
          High-speed memory interface support
          Advanced DSP48E slices
          25 x 18, two’s complement, multiplication
          Optional adder, subtracter, and accumulator
          Optional pipelining
          Optional bitwise logical functionality
          Dedicated cascade connections
          Flexible configuration options
          SPI and Parallel FLASH interface
          Multi-bitstream support with dedicated fallback reconfiguration logic
          Auto bus width detection capability
          System Monitoring capability on all devices
          On-chip/Off-chip thermal monitoring
          On-chip/Off-chip power supply monitoring
          JTAG access to all monitored quantities
          Integrated Endpoint blocks for PCI Express Designs
          LXT, SXT, TXT, and FXT Platforms
          Compliant with the PCI Express Base Specification 1.1
          x1, x4, or x8 lane support per block
          Works in conjunction with RocketIO transceivers
          Tri-mode 10/100/1000 Mb/s Ethernet MACs
          LXT, SXT, TXT, and FXT Platforms
          RocketIO transceivers can be used as PHY or connect to external PHY using many soft MII (Media Independent Interface) options
          RocketIO GTP transceivers 100 Mb/s to 3.75 Gb/s
          LXT and SXT Platforms
          RocketIO GTX transceivers 150 Mb/s to 6.5 Gb/s
          TXT and FXT Platforms
          PowerPC 440 Microprocessors
          FXT Platform only
          RISC architecture
          7-stage pipeline
          32-Kbyte instruction and data caches included
          Optimized processor interface structure (crossbar)
          65-nm copper CMOS process technology
          1.0V core voltage
          High signal-integrity flip-chip packaging available in standard or Pb-free package options

           
          成 人免费视频免费观看直播,vr成片在线,国内精品久久久久精品电影,成 人免费视频免费观看直播 <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <文本链> <文本链> <文本链> <文本链> <文本链> <文本链>